Per come funziona Mic-1, il valore letto dalla prima rd verra' memorizzato in MDR sul fronte di salita del ciclo relativo a swap2. Sempre in tale ciclo pero' dovrebbe essere eseguito l'assegnamento di TOS ad MDR. Tale assegnamento consiste nella memorizzazione in MDR del valore di TOS presente sul bus C. Questa memorizzazione, per come e' fatto Mic-1 avviene sul fronte di salita del clock. Ecco cosi' che sul fronte di salita del clock di swap2, in MDR dovrebbero finire due valori diversi, uno proveniente dalla memoria ed uno dal bus C. Impossibile.