Architettura Degli Elaboratori
(Corso M-Z)
- Test in Itinere n. 5 -
Nome e Cognome: ______________________________________________________________
Matricola: _____________________________
1. Quale delle seguenti espressioni algebriche rappresenta il valore del Chip Select (CS) del chip di uno Slave
che deve essere asserito se e solo se sul bus (che si suppone avere tre linee di indirizzo a b c) il Master pone gli indirizzi 010
oppure 111?
A: CS = ((not a) and b and (notc)) or (a and b and c) ;
B: CS = ((not a) or b and c) and (a or (not b) and c) ;
C: CS = (a and (not b) and (not c)) or ((not a) or b or c) ;
D: CS= ( a=0 and b=1 and c=0) or (a=1 and b=1 and c=1) ;
E: Nessuna di quelle indicate, poiché la funzione CS non è binaria ;
2. Si considerino due circuiti. Si consideri poi la seguente procedura: per tutti i possibili cicli controllare
che se il primo circuito contiene un ciclo, allora anche l'altro circuito contiene esattamente lo stesso ciclo. Tale procedura serve
a:
A: Controllare che due circuiti combinatori calcolano la stessa funzione ;
B: Controllare che due circuiti sequenziali calcolano la stessa funzione ;
C: Controllare che la parte combinatoria dei due circuiti sequenziali calcola la stessa funzione ;
D: Boh, a qualcosa forse servirà, ma a niente di sensato. Non si capisce neanche bene ;
E: Controllare che il primo circuito è la versione sequenziale del primo ;
3. La linea WAIT...
A: ... è presente in tutti i bus ;
B: ... è presente nei soli bus asincroni ;
C: ... è presente nei soli arbitri centralizzati ;
D: ... è presente nelle sole memorie DRAM ;
E: Beh, non c'e' nessuna altra risposta? Quella giusta non c'e' tra quelle proposte ;
----------------
N.B.: Fra quelle proposte la risposta esatta è solo una !!!